Arria 10 Avalon-MM DMA接口PCIe解决方案用户指南

ID 683425
日期 10/31/2016
Public
文档目录

在发布向主存储器传输数据的存储器写请求前,写DMA模块通过该接口从Avalon-MM 地址空间取回数据。

DMA Read 256-Bit Avalon-MM Master接口

信号名称

方向

说明

WrDMARead_o

输出

置位后,表示写DMA模块从Avalon-MM 地址空间的存储器组件读取数据以写入PCIe地址空间。

WrDmaAddress_o[63:0]

输出

Avalon-MM地址空间中为从存储器组件中读取的数据指定地址。

WrDmaReadData_i[127 or 255:0]

输入

指定Write DMA模块将要写入PCIe地址空间的完成数据。

WrDmaBurstCount_o[4:0]or[5:0]

输出

以128-或256-bit字指定突发计数。此总线中的5位用于256-bit接口, 6位用于128-bit接口。

WrDmaWaitRequest_i

输入

置位后, 表示存储器还未就绪被读取。

WrDmaReadDataValid_i

输入

置位后,表示WrDmaReadData_i有效

Write DMA Avalon-MM Master从FPGA存储器读取数据