Arria 10 Avalon-MM DMA接口PCIe解决方案用户指南

ID 683425
日期 10/31/2016
Public
文档目录

1.9. 性能和资源利用

由于PCIe协议栈实现于加强逻辑,所以使用无内核器件资源(无ALM和无嵌入式存储器)。

支持DMA的Avalon-MM Arria®10 variant在软逻辑中有一个已实现的Avalon-MM DMA桥,并作为前端运行于加强协议栈。以下表格显示了使用当前版本 Quartus® Prime软件针对 Arria®10 器件已选配置的常见期望器件资源利用情况。除M20K存储器块之外, ALM和逻辑寄存器个数极近50。

表 7.   Arria®10 Avalon-MM DMA for PCI Express的性能和资源利用

数据速率, Lane数,及接口宽度

ALMs

M20K存储器块

逻辑寄存器

Gen2 x8 128

12700

19

22300

Gen3 x8 256

18000

47

31450