Arria 10 Avalon-MM DMA接口PCIe解决方案用户指南

ID 683425
日期 10/31/2016
Public
文档目录

1.2. 特性

Quartus® Prime 16.1发布中的新特性:

  • 把DMA最大传输量从128-和256-bit提高到1 megabyte (MB)
  • 为Phase2和Phase3远端TX均衡选择所请求预设添加了参数。
  • 时序模块最终用于大多数Arria 10器件封装。但某些具有扩展温度范围的军事和汽车速度等级除外。

Arria®10 Avalon-MM DMA for PCI Express支持下列特性:

  • 完成协议栈包括交易,数据链路,和作为硬核IP的物理层实现。
  • Gen1 x8,Gen2 x4,Gen2 x8,Gen3 x2,Gen3 x4,Gen3 x8端点的本地支持。当插入较少的链路宽度或更改为另一个较大链路速率时此 variant向下运行。
  • Dedicated 16 KB receive buffer.
  • 对具有嵌入式DMA的128-或256-bit Avalon-MM接口到应用层高达Gen3 ×8数据速率支持。
  • 支持Avalon-MM接口到应用层的32-或64-bit寻址。
  • Qsys设计实例演示参数化,设计模块,及连接性。
  • 扩展的信用分配设置更好的优化基于应用类型的RX缓冲空间。
  • 可选的end-to-end循环冗余代码(ECRC)生成和查看,以及高可靠性应用的错误报告(AER)。
  • 简单易用:
    • –灵活的配置。
    • –充足的片上资源储存和有保障的时序收敛。
    • –无需许可证。
表 2.  比较连接到应用层的128-和256-Bit带有DMA的Avalon-MM接口
特性 128-Bit接口 256-Bit接口
Gen1 x8 不支持
Gen2 x4, x8 x8
Gen3 x4 x4, x8
根端口 不支持 支持
支持的Tag数目 16 16或256
最大描述符 1 MB 1 MB
最大有效负载量 128或256 128或256
立即写1 不支持 支持
1 Immediate Write为发送Write TLP上游提供快速机制。描述符储存32-bit有效负载并替代描述符Source Low Address域。