Intel® Cyclone® 10 LP器件数据手册

ID 683251
日期 5/08/2017
Public

Mini-LVDS发送器时序规范

表 29.   Cyclone® 10 LP器件的Mini-LVDS发送器时序规范

适用于真实和仿真mini-LVDS发送器。

仅行I/O Bank组1,2,5和6的输出管脚支持真mini-LVDS发送器。所有I/O Bank组的输出管脚都支持仿真mini-LVDS发送器。

符号 模式 C6 I7 C8,A7 I8 单位
Min 典型值 Max Min 典型值 Max Min 典型值 Max Min 典型值 Max
fHSCLK(输入时钟频率) ×10 5 200 5 155.5 5 155.5 5 155.5 MHz
×8 5 200 5 155.5 5 155.5 5 155.5 MHz
×7 5 200 5 155.5 5 155.5 5 155.5 MHz
×4 5 200 5 155.5 5 155.5 5 155.5 MHz
×2 5 200 5 155.5 5 155.5 5 155.5 MHz
×1 5 400 5 311 5 311 5 311 MHz
器件运行以Mbps为单位 ×10 100 400 100 311 100 311 100 311 Mbps
×8 80 400 80 311 80 311 80 311 Mbps
×7 70 400 70 311 70 311 70 311 Mbps
×4 40 400 40 311 40 311 40 311 Mbps
×2 20 400 20 311 20 311 20 311 Mbps
×1 10 400 10 311 10 311 10 311 Mbps
tDUTY 45 55 45 55 45 55 45 55 %
TCCS 200 200 200 200 ps
输出抖动(峰-峰) 500 500 550 600 ps
tRISE 20 – 80%,CLOAD = 5 pF 500 500 500 500 ps
tFALL 20 – 80%,CLOAD = 5 pF 500 500 500 500 ps
tLOCK 45 1 1 1 1 ms
45 tLOCK是PLL从器件配置结束进行锁定所需要的时间。