Intel® Cyclone® 10 LP器件数据手册

ID 683251
日期 5/08/2017
Public

仿真RSDS_E_1R发送器时序规范

表 28.   Cyclone® 10 LP器件的仿真RSDS_E_1R发送器时序规范所有I/O Bank组的输出管脚都支持仿真RSDS_E_1R发送器。
符号 模式 C6 I7 C8, A7 I8 单位
Min 典型值 Max Min 典型值 Max Min 典型值 Max Min 典型值 Max
fHSCLK(输入时钟频率) ×10 5 85 5 85 5 85 5 85 MHz
×8 5 85 5 85 5 85 5 85 MHz
×7 5 85 5 85 5 85 5 85 MHz
×4 5 85 5 85 5 85 5 85 MHz
×2 5 85 5 85 5 85 5 85 MHz
×1 5 170 5 170 5 170 5 170 MHz
器件运行以Mbps为单位 ×10 100 170 100 170 100 170 100 170 Mbps
×8 80 170 80 170 80 170 80 170 Mbps
×7 70 170 70 170 70 170 70 170 Mbps
×4 40 170 40 170 40 170 40 170 Mbps
×2 20 170 20 170 20 170 20 170 Mbps
×1 10 170 10 170 10 170 10 170 Mbps
tDUTY 45 55 45 55 45 55 45 55 %
TCCS 200 200 200 200 ps
输出抖动(峰-峰) 500 500 550 600 ps
tRISE 20 – 80%,

CLOAD = 5 pF

500 500 500 500 ps
tFALL 20 – 80%,

CLOAD = 5 pF

500 500 500 500 ps
tLOCK 44 1 1 1 1 ms
44 tLOCK是PLL从器件配置结束进行锁定所需要的时间。