DisplayPort 英特尔® Stratix® 10 FPGA IP设计实例用户指南

ID 683887
日期 9/14/2022
Public
文档目录

1.4. 仿真设计

DisplayPort英特尔®FPGA IP设计实例测试平台仿真从TX实例到RX实例的串行环回设计。内部视频模式(pattern)生成器模块驱动DisplayPort TX实例,而RX实例视频输出连接到测试台中的CRC校验器。
图 4. 设计仿真流程
  1. 浏览到您选择的仿真文件夹。
  2. 为支持的仿真器运行仿真脚本。此脚本在仿真器中编译并运行测试台。
  3. 分析结果。
    表 4.  运行仿真的步骤
    仿真器 工作目录 指令
    Riviera-PRO* /simulation/aldec
    命令行中,键入
    vsim -c -do aldec.do
    ModelSim* /simulation/mentor
    命令行中,键入
    vsim -c -do mentor.do
    Xcelium* /simulation/xcelium
    命令行中,键入
    source xcelium.sh
    VCS* /simulation/synopsys/vcs
    命令行中,键入
    source vcs_sim.sh
    VCS* MX /simulation/synopsys/vcsmx
    命令行中,键入
    source vcsmx_sim.sh
    成功的仿真以如下消息结束:
    # SINK CRC_R = ac9c, CRC_G = ac9c, CRC_B = ac9c,
    # SOURCE CRC_R = ac9c, CRC_G = ac9c, CRC_B = ac9c,
    # Pass: Test Completed