仅对英特尔可见 — GUID: zjo1511880136687
Ixiasoft
1.3. 生成设计
使用 英特尔® Quartus® Prime Pro Edition软件中的DisplayPort英特尔®FPGA IP参数编辑器生成设计实例。
图 3. 生成设计流程
- 点击Tools > IP Catalog,然后选择 英特尔® Stratix® 10 作为目标器件系列。
注: 本设计实例仅支持 英特尔® Stratix® 10 器件。
- 在IP Catalog中,找到DisplayPort英特尔®FPGA IP并双击。出现New IP variation窗口。
- 对自定义IP变体指定一个顶层名称。参数编辑器将此IP变体设置保存于名为<your_ip> .ip的文件中。
- 可以在Device字段中指定一个 英特尔® Stratix® 10 器件,或者保留 英特尔® Quartus® Prime软件中的默认器件选择。
- 点击OK。出现参数编辑器。
- 对TX和RX配置所需的参数。
注: DisplayPort设计实例生成流程仅支持SST。选择Support MST参数阻止生成设计实例。注: Nios II软件能够读取和打印出Nios II终端中的DisplayPort Main Stream Attribute(MSA)信息。要读取或打印MSA信息,请打开Enable GPU Control参数。
- 在Design Example选项卡,选择 DisplayPort SST Parallel Loopback With PCR,DisplayPort SST Parallel Loopback Without PCR ,DisplayPort SST TX-only或DisplayPort SST RX-only。
- 选择Simulation生成测试平台,然后选择Synthesis生成硬件设计实例。
您必须至少选择其中一个选项来生成设计实例文件。如果两者都选,生成时间会更长。
- 对于Target Development Kit,请选择 英特尔® Stratix® 10 GX FPGA L-tile或H-tile Development Kit。如果选择开发套件,那么目标器件(在第4步中的选择)更改为与开发套件相匹配的器件。对于 英特尔® Stratix® 10 GX FPGA Development Kit,默认器件 如以下表格所示:
表 3. 英特尔® Stratix® 10 GX FPGA Development Kit的默认器件 DisplayPort英特尔®FPGA IP版本 默认器件 Version 20.0.0 1SG280LU2F50E2VG (L-tile) 1SG280HU2F50E2VG (H-tile) - 点击Generate Example Design。