仅对英特尔可见 — GUID: mwh1410384969074
Ixiasoft
1. 系统调试工具概述
2. 使用Signal Tap逻辑分析仪进行设计调试
3. Quick Design Verification with Signal Probe
4. 使用外部逻辑分析器进行在系统调试(In-System Debugging Using External Logic Analyzers)
5. 存储器和常量的在系统修改(In-System Modification of Memory and Constants)
6. 使用In-System Sources and Probes进行设计调试
7. 使用System Console分析和调试设计
8. 调试收发器链路
9. Intel® Quartus® Prime Pro Edition用户指南调试工具存档
A. Intel® Quartus® Prime Pro Edition用户指南
2.1. Signal Tap逻辑分析仪
2.2. Signal Tap Logic Analyzer任务流程概述
2.3. 配置Signal Tap Logic Analyzer
2.4. 定义触发器
2.5. 编译设计
2.6. 对目标器件或者器件编程
2.7. 运行Signal Tap Logic Analyzer
2.8. 查看,分析和使用采集的数据
2.9. 使用Signal Tap Logic Analyzer调试部分重配置设计
2.10. 使用Signal Tap Logic Analyzer调试基于模块的设计
2.11. 其他功能
2.12. 设计实例:使用Signal Tap Logic Analyzers
2.13. 自定义触发流程应用示例
2.14. Signal Tap脚本支持
2.15. 使用Signal Tap Logic Analyzer进行设计调试修订历史
7.1. System Console简介
7.2. System Console调试流程
7.3. 与System Console交互的IP内核
7.4. 启动System Console
7.5. System Console GUI
7.6. System Console命令
7.7. 在命令行模式下运行System Console
7.8. System Console服务
7.9. System Console示例和教程
7.10. 板载 Intel® FPGA Download Cable II支持
7.11. 系统验证流程中的MATLAB*和Simulink*
7.12. 不推荐使用的命令
7.13. 使用System Console分析和调试设计修订历史
仅对英特尔可见 — GUID: mwh1410384969074
Ixiasoft
6.4.4.3. 组织数据(Organizing Data)
In-System Sources and Probes Editor窗格使您能够将信号分组为总线,还可以修改数据缓存的显示选项。
要创建一组信号,请选择要分组的节点名称,右键单击并选择Group。您可以在Bus Display Format 和Bus Bit order快捷菜单中修改显示格式。
In-System Sources and Probes Editor窗格可重命名任何信号。要重命名一个信号,请双击信号名称并输入新名称。
事件日志包含最新样本的记录。缓存容量最多可调整为128k样本。当您将指针移到数据样本上时,将记录每个样本的时间戳,并显示在活动实例的事件日志上方。
您可以将所做的更改和记录的数据保存到一个Sources and Probes File( .spf )中。要保存更改,在File菜单上点击Save。该文件包含您对信号组所做的所有修改以及当前数据事件日志。