仅对英特尔可见 — GUID: mwh1410384739403
Ixiasoft
1. 系统调试工具概述
2. 使用Signal Tap逻辑分析仪进行设计调试
3. Quick Design Verification with Signal Probe
4. 使用外部逻辑分析器进行在系统调试(In-System Debugging Using External Logic Analyzers)
5. 存储器和常量的在系统修改(In-System Modification of Memory and Constants)
6. 使用In-System Sources and Probes进行设计调试
7. 使用System Console分析和调试设计
8. 调试收发器链路
9. Intel® Quartus® Prime Pro Edition用户指南调试工具存档
A. Intel® Quartus® Prime Pro Edition用户指南
2.1. Signal Tap逻辑分析仪
2.2. Signal Tap Logic Analyzer任务流程概述
2.3. 配置Signal Tap Logic Analyzer
2.4. 定义触发器
2.5. 编译设计
2.6. 对目标器件或者器件编程
2.7. 运行Signal Tap Logic Analyzer
2.8. 查看,分析和使用采集的数据
2.9. 使用Signal Tap Logic Analyzer调试部分重配置设计
2.10. 使用Signal Tap Logic Analyzer调试基于模块的设计
2.11. 其他功能
2.12. 设计实例:使用Signal Tap Logic Analyzers
2.13. 自定义触发流程应用示例
2.14. Signal Tap脚本支持
2.15. 使用Signal Tap Logic Analyzer进行设计调试修订历史
7.1. System Console简介
7.2. System Console调试流程
7.3. 与System Console交互的IP内核
7.4. 启动System Console
7.5. System Console GUI
7.6. System Console命令
7.7. 在命令行模式下运行System Console
7.8. System Console服务
7.9. System Console示例和教程
7.10. 板载 Intel® FPGA Download Cable II支持
7.11. 系统验证流程中的MATLAB*和Simulink*
7.12. 不推荐使用的命令
7.13. 使用System Console分析和调试设计修订历史
仅对英特尔可见 — GUID: mwh1410384739403
Ixiasoft
2.4.8. 外部触发器(External Triggers)
外部触发器输入使您能够从一个外部源触发Signal Tap logic analyzer。
外部触发器输入的行为类似于触发条件0,在logic analyzer计算出任何其他触发条件之前,此条件必须为TRUE。
Signal Tap logic analyzer提供一个用于触发外部器件或其他逻辑分析仪实例的信号。这些功能使您能够将外部逻辑分析设备与内部逻辑分析器同步。Power-Up Trigger可以使用外部触发器功能,但必须使用与其关联的Run-Time Trigger相同的源或目标信号。
您可以使用外部触发器在硬核处理器系统(HPS)上执行交叉触发:
- 处理器调试器(processor debugger )使您能够配置HPS配置以遵从或忽略来自FPGA的交叉触发请求,并能发出或者不发出交叉触发请求到FPGA。
- 处理器调试器与Signal Tap外部触发器功能的结合使您能够开发一个动态组合的交叉触发行为。
- 通过使用ARM Development Studio 5 (DS-5)软件的交叉触发功能,可以对Intel FPGA SoC实现一个系统级调试解决方案。