仅对英特尔可见 — GUID: byo1519168051180
Ixiasoft
1. 系统调试工具概述
2. 使用Signal Tap逻辑分析仪进行设计调试
3. Quick Design Verification with Signal Probe
4. 使用外部逻辑分析器进行在系统调试(In-System Debugging Using External Logic Analyzers)
5. 存储器和常量的在系统修改(In-System Modification of Memory and Constants)
6. 使用In-System Sources and Probes进行设计调试
7. 使用System Console分析和调试设计
8. 调试收发器链路
9. Intel® Quartus® Prime Pro Edition用户指南调试工具存档
A. Intel® Quartus® Prime Pro Edition用户指南
2.1. Signal Tap逻辑分析仪
2.2. Signal Tap Logic Analyzer任务流程概述
2.3. 配置Signal Tap Logic Analyzer
2.4. 定义触发器
2.5. 编译设计
2.6. 对目标器件或者器件编程
2.7. 运行Signal Tap Logic Analyzer
2.8. 查看,分析和使用采集的数据
2.9. 使用Signal Tap Logic Analyzer调试部分重配置设计
2.10. 使用Signal Tap Logic Analyzer调试基于模块的设计
2.11. 其他功能
2.12. 设计实例:使用Signal Tap Logic Analyzers
2.13. 自定义触发流程应用示例
2.14. Signal Tap脚本支持
2.15. 使用Signal Tap Logic Analyzer进行设计调试修订历史
7.1. System Console简介
7.2. System Console调试流程
7.3. 与System Console交互的IP内核
7.4. 启动System Console
7.5. System Console GUI
7.6. System Console命令
7.7. 在命令行模式下运行System Console
7.8. System Console服务
7.9. System Console示例和教程
7.10. 板载 Intel® FPGA Download Cable II支持
7.11. 系统验证流程中的MATLAB*和Simulink*
7.12. 不推荐使用的命令
7.13. 使用System Console分析和调试设计修订历史
仅对英特尔可见 — GUID: byo1519168051180
Ixiasoft
3. Quick Design Verification with Signal Probe
本章介绍了一种调试技术,此技术可在不影响设计的情况下对内部器件信号进行早期访问。
Intel® Quartus® Prime Pro Edition软件中的Signal Probe功能使您能够将一个内部节点布线到顶层I/O。 从一个完全布线的设计开始时,您可以选择并布线调试信号到之前保留或者当前未使用的I/O管脚。
Rapid Recompile期间,Compiler尽可能重新使用之前的综合和布局布线结果,对未变更的设计模块不进行重新处理。当进行较小的设计变更时,使用Rapid Recompile降低时序变化和总的重新编译时间。
Intel® Quartus® Prime Pro Edition Signal Probe功能支持 Intel® Arria® 10和 Intel® Stratix® 10器件系列。