仅对英特尔可见 — GUID: mwh1410384608287
Ixiasoft
1. 系统调试工具概述
2. 使用Signal Tap逻辑分析仪进行设计调试
3. Quick Design Verification with Signal Probe
4. 使用外部逻辑分析器进行在系统调试(In-System Debugging Using External Logic Analyzers)
5. 存储器和常量的在系统修改(In-System Modification of Memory and Constants)
6. 使用In-System Sources and Probes进行设计调试
7. 使用System Console分析和调试设计
8. 调试收发器链路
9. Intel® Quartus® Prime Pro Edition用户指南调试工具存档
A. Intel® Quartus® Prime Pro Edition用户指南
2.1. Signal Tap逻辑分析仪
2.2. Signal Tap Logic Analyzer任务流程概述
2.3. 配置Signal Tap Logic Analyzer
2.4. 定义触发器
2.5. 编译设计
2.6. 对目标器件或者器件编程
2.7. 运行Signal Tap Logic Analyzer
2.8. 查看,分析和使用采集的数据
2.9. 使用Signal Tap Logic Analyzer调试部分重配置设计
2.10. 使用Signal Tap Logic Analyzer调试基于模块的设计
2.11. 其他功能
2.12. 设计实例:使用Signal Tap Logic Analyzers
2.13. 自定义触发流程应用示例
2.14. Signal Tap脚本支持
2.15. 使用Signal Tap Logic Analyzer进行设计调试修订历史
7.1. System Console简介
7.2. System Console调试流程
7.3. 与System Console交互的IP内核
7.4. 启动System Console
7.5. System Console GUI
7.6. System Console命令
7.7. 在命令行模式下运行System Console
7.8. System Console服务
7.9. System Console示例和教程
7.10. 板载 Intel® FPGA Download Cable II支持
7.11. 系统验证流程中的MATLAB*和Simulink*
7.12. 不推荐使用的命令
7.13. 使用System Console分析和调试设计修订历史
仅对英特尔可见 — GUID: mwh1410384608287
Ixiasoft
2.4.1. 基本触发条件
如果选择Basic AND或者Basic OR触发类型,那么必须对添加到.stp中的每个信号指定触发码型。 要指定触发码型,请右键单击Trigger Conditions列,然后点击所需码型。将触发码型设置为以下任何条件:
- Don’t Care
- Low
- High
- Falling Edge
- Rising Edge
- Either Edge
对于总线,请以二进制格式输入一个码型,或右键单击并选择Insert Value以其他数字格式输入码型。请注意,您可以输入X以在十六进制或二进制字符串中指定一组“don’t care”值。对于.stp文件中具有关联助记符表的信号,可以在表中右键单击并选择一个条目(entry),以指定触发器的预定义条件。
通过插件添加信号时,可以使用预定义的助记符表条目创建基本触发器。例如, 通过使用 Nios® II插件,如果从 Nios® II IDE设计指定一个.elf文件,那么可以从 Nios® II代码键入功能的名称。当 Nios® II指令地址与指定的代码功能名称的地址匹配时,逻辑分析仪触发。
对于一个给定触发条件,当所有信号的logical AND计算结果为TRUE时,数据采集将停止,逻辑分析仪会将数据存储在缓冲区中。