仅对英特尔可见 — GUID: lbl1464987715778
Ixiasoft
仅对英特尔可见 — GUID: lbl1464987715778
Ixiasoft
4.5. 配置,调试和扩展选项
参数 |
值 |
描述 |
---|---|---|
Enable Hard IP dynamic reconfiguration of PCIe read-only registers |
On/Off |
设置为On时,可使用Hard IP重配置总线动态重配置Hard IP只读寄存器。请参阅Hard IP Reconfiguration Interface(Hard IP重配置接口)了解更多信息。 该参数设置为On时,可在 Avalon® -MM Hard IP组件的块状符中看见hip_reconfig_clk端口。System Contents窗口中,将一个时钟源连接到这个hip_reconfig_clk端口。例如,可导出hip_reconfig_clk并通过电路板上频率范围介于100到125 MHz的自由运行时钟将其驱动。或者,如果您的设计中包含由这种自由运行时钟驱动的时钟桥,则可使用该时钟桥的out_clk驱动hip_reconfig_clk。 |
Enable transceiver dynamic reconfiguration | On/Off |
设置为On时,提供一个可由软件驱动的 Avalon® -MM接口,以改变收发器寄存器的值。 该参数设置为On时,可在 Avalon® -MM Hard IP组件的块状符中看到xcvr_reconfig_clk,reconfig_pll0_clk和reconfig_pll1_clk端口。System Contents窗中,将时钟源连接到这些端口。例如,可导出这些端口并通过电路板上频率范围介于100到125 MHz的自由运行时钟将其驱动。或者,如果您的设计中包含由这种自由运行时钟驱动的时钟桥,则可使用该时钟桥的out_clk驱动这些端口。 |
Enable Native PHY, LCPLL, and fPLL ADME for Toolkit | On/Off | 设置为On时,生成的IP包括一个嵌入式Native PHY Debug Master Endpoint (NPDME),内部连接到 Avalon® -MM从接口,并用于动态重配置。NPDME能够访问收发器重配置空间。也可通过JTAG使用System Console,执行具体测试和调试功能。 |
Enable PCIe* Link Inspector | On/Off |
设置为On时, PCIe* Link Inspector被使能。使用该接口监控Physical,Data Link和Transaction层上的 PCIe* 链路。还可使用Link Inspector重配置某些收发器寄存器。要使用该功能,必须开启Enable transceiver dynamic reconfiguration,Enable dynamic reconfiguration of PCIe read-only registers和Enable Native PHY, ATX PLL, and fPLL ADME。 关于使用 PCIe* Link Inspector的详细信息,请参阅Troubleshooting and Observing Link Status附录中的Link Inspector Hardware。 |
Enable PCIe* Link Inspector AVMM Interface | On/Off |
设置为On时,PCIe Link Inspector Avalon® -Mm接口被导出。此外,JTAG到 Avalon® Bridge IP例化也包含在用于调试的Design Example生成中。 |