Intel® Cyclone® 10 GX器件数据手册

ID 683828
日期 6/15/2018
Public
文档目录

PS配置时序

表 52.   Intel® Cyclone® 10 GX器件的PS时序参数
符号 参数 最小 最大 单位
tCF2CD nCONFIG low to CONF_DONE low 480 1,440 ns
tCF2ST0 nCONFIG low to nSTATUS low 320 960 ns
tCFG nCONFIG low pulse width 2 μs
tSTATUS nSTATUS low pulse width 268 3,000 78 μs
tCF2ST1 nCONFIG high to nSTATUS high 3,000 79 μs
tCF2CK  80 nCONFIG high to first rising edge on DCLK 3,010 μs
tST2CK 80 nSTATUS high to first rising edge of DCLK 10 μs
tDSU DATA[] setup time before rising edge on DCLK 5.5 ns
tDH DATA[] hold time after rising edge on DCLK 0 ns
tCH DCLK high time 0.45 × 1/fMAX s
tCL DCLK low time 0.45 × 1/fMAX s
tCLK DCLK period 1/fMAX s
fMAX DCLK frequency 125 MHz
tCD2UM CONF_DONE high to user mode 81 175 830 μs
tCD2CU CONF_DONE high to CLKUSR enabled 4 × 最大DCLK周期
tCD2UMC CONF_DONE high to user mode with CLKUSR option on tCD2CU + (600 × CLKUSR周期)
78 如果不通过延长nCONFIGnSTATUS低脉冲宽度来延迟配置,则可使用该值。
79 如果不通过从外部保持nSTATUS低电平来延迟配置,则可使用该值。
80 如果nSTATUS被监控,可遵循ST2CK规范。如果nSTATUS未被监控,则可遵循tCF2CK规范。
81 最小和最大数量仅在您选择内部振荡器作为初始化器件的时钟源时适用。