Intel® Cyclone® 10 GX器件数据手册

ID 683828
日期 6/15/2018
Public
文档目录

存储器输出时钟抖动规范

表 43.   Intel® Cyclone® 10 GX器件的存储器输出时钟抖动规范

时钟抖动规范适用于由I/O PLL提供时钟的存储器输出时钟管脚,或使用差分信号分路器生成的以及由布线在指定PHY时钟网络上的PLL输出提供时钟的双数据I/O电路。Intel建议使用PHY时钟网络实现更好的抖动性能。

当10 ps 峰-峰输出抖动与误码率(BER)为10–12(相当于14 sigma)并用时,可应用存储器输出时钟抖动。

协议 参数 符号 数据速率 (Mbps) Min Max 单位
DDR3 Clock period jitter tJIT(per) 1,866 –40 40 ps
Cycle-to-cycle period jitter tJIT(cc) 1,866 –40 40 ps
Duty cycle jitter tJIT(duty) 1,866 –40 40 ps