Intel® Cyclone® 10 GX器件数据手册

ID 683828
日期 6/15/2018
Public
文档目录

可编程IOE延时

表 58.   Intel® Cyclone® 10 GX器件的IOE可编程延时

关于每个设置的具体值,请使用最新版的 Intel® Quartus® Prime软件。表格中的各值是除开固有延迟(intrinsic delay,在最小偏移设置上的延迟)后,最大偏移设置上可编程IOE延迟链的延迟。

可编程IOE延迟设置仅适用于I/O缓存,不适用于用于并行接口Intel® Cyclone® 10 FPGA的PHYLite IP核中任何其他延迟单元。

参数89 最大偏移(Maximum Offset) 最小偏移90 快速模型 慢速模型 单位
扩展级 工业级 –E5, –I5 –E6, –I6
Input Delay Chain Setting (IO_IN_DLY_CHN) 63 0 2.012 2.003 5.241 6.035 Ns
Output Delay Chain Setting (IO_OUT_DLY_CHN) 15 0 0.478 0.475 1.263 1.462 ns
89 通过在 Intel® Quartus® Prime软件的Assignment Name栏选择Input Delay Chain SettingOutput Delay Chain Setting设置该值。
90 最小偏移不包括固有延迟。