Intel® Cyclone® 10 GX器件数据手册

ID 683828
日期 6/15/2018
Public
文档目录

DPA锁定时序规范

图 2. DPA PLL校准使能的DPA锁定时序规范
表 38.   Intel® Cyclone® 10 GX器件的DPA锁定时序规范本规范适用于扩展级和工业级。DPA锁定时间适用于一个通道。一个数据跳变定义为“0到1”或“1到0”跳变。
标准 训练码型(Training Pattern) 一次重复训练码型的数据跳变次数 每256个数据跳变的重复次数 67 最大数据跳变
SPI-4 00000000001111111111 2 128 640
Parallel Rapid I/O 00001111 2 128 640
10010000 4 64 640
其它 10101010 8 32 640
01010101 8 32 640
67 所述训练码型实现256个数据跳变的重复次数。