仅对英特尔可见 — GUID: oxd1487228149438
Ixiasoft
1. 快速入门指南
2. Intel® Stratix® 10器件的10GBASE-R以太网设计实例
3. Intel® Stratix® 10器件的10M/100M/1G/2.5G/10G以太网设计实例
4. Intel® Stratix® 10器件具有IEEE 1588v2特性的1G/2.5G/10G以太网设计实例
5. Intel® Stratix® 10器件具有IEEE 1588v2特性的1G/2.5G/10G以太网设计实例
6. Intel® Stratix® 10器件的10M/100M/1G/2.5G/5G/10G(USXGMII)以太网设计实例
7. 接口信号说明
8. 配置寄存器说明
9. 低延迟以太网10G MAC Intel® Stratix® 10 FPGA IP设计实例用户指南存档
10. 低延迟以太网10G MAC Intel® Stratix® 10 FPGA IP设计实例用户指南修订历史
仅对英特尔可见 — GUID: oxd1487228149438
Ixiasoft
3.5.1. 测试过程
按照以下步骤在硬件中测试设计实例:
- 在system console中运行如下命令以开始测试。
TEST_EXT_LB<channel> <speed> <burst_size>
例如:TEST_EXT_LB 0 10G 80000000
表 8. 命令参数 参数 有效值 说明 channel 0, 1 要测试的通道数目。 speed 1G, 2.5G, 10G PHY速度。 burst_size 一个整数值 生成用于测试的数据包数目。 - 测试完成后,观察显示的输出。下图为输出的摘录,显示为数据包监控器块接收的已生成数据包数目无误,以及TX和RX统计计数器。
图 14. 测试输出样本—以太网数据包监控器图 15. 测试输出样本—统计计数器