仅对英特尔可见 — GUID: fav1502333658669
Ixiasoft
1. 快速入门指南
2. Intel® Stratix® 10器件的10GBASE-R以太网设计实例
3. Intel® Stratix® 10器件的10M/100M/1G/2.5G/10G以太网设计实例
4. Intel® Stratix® 10器件具有IEEE 1588v2特性的1G/2.5G/10G以太网设计实例
5. Intel® Stratix® 10器件具有IEEE 1588v2特性的1G/2.5G/10G以太网设计实例
6. Intel® Stratix® 10器件的10M/100M/1G/2.5G/5G/10G(USXGMII)以太网设计实例
7. 接口信号说明
8. 配置寄存器说明
9. 低延迟以太网10G MAC Intel® Stratix® 10 FPGA IP设计实例用户指南存档
10. 低延迟以太网10G MAC Intel® Stratix® 10 FPGA IP设计实例用户指南修订历史
仅对英特尔可见 — GUID: fav1502333658669
Ixiasoft
5.5. 硬件测试
按照提供链接中的步骤在所选硬件中测试设计实例。
默认情况下,设计实例采用板级跟踪环回。要使用SFP+,请按照更改为SFP+设置中的说明进行操作。
在开发套件的Clock ControllerClock Control应用程序部分中,设置如下频率:
电路板跟踪环回设置:
- U5, OUT 0—644.53125 MHz
- U5, OUT 4—125 MHz
- U5, OUT 8—125 MHz
SFP+设置:
- Y1—644.53125 MHz
- U5, OUT 1—125 MHz
- U5, OUT 8—125 MHz