低延迟10G MAC Intel Stratix 10 FPGA IP设计实例用户指南

ID 683026
日期 9/24/2018
Public

仅对英特尔可见 — GUID: fpd1487058500306

Ixiasoft

文档目录

8.5. TOD

表 38.   TOD寄存器映射
字节偏移 名称 说明 访问权限 HW复位
0x0000 SecondsH [15:0] 第二字段的较高16位。 RW 0x0
[31:16] 已保留
0x0004 SecondsL 32 第二字段的较低32位。 RW 0x0
0x0008 NanoSec 30 纳秒字段。 RW 0x0
0x0010 Period [15:0] 时刻(The time of day)。该周期以小数纳秒为单位。 RW n 1
[19:16] 时刻。此周期以纳秒为单位。
[31:20] 保留
0x0014 AdjustPeriod [15:0] 偏移调整周期。此周期以小数纳秒为单位。 RW 0x0
[19:16] 偏移调整周期。此周期以纳秒为单位。
31 × 20 保留
0x0018 AdjustCount [19:0] 时钟周期中已调整的周期数。 RW 0x0
[31:20] 未使用。
1 周期默认值取决于PHY速度的频率。例如,如果频率是125 MHz,则周期为8 ns (PERIOD_NS = 0x0008和PERIOD_FNS = 0x0000)。