仅对英特尔可见 — GUID: nfa1447297201934
Ixiasoft
1. 快速入门指南
2. Intel® Stratix® 10器件的10GBASE-R以太网设计实例
3. Intel® Stratix® 10器件的10M/100M/1G/2.5G/10G以太网设计实例
4. Intel® Stratix® 10器件具有IEEE 1588v2特性的1G/2.5G/10G以太网设计实例
5. Intel® Stratix® 10器件具有IEEE 1588v2特性的1G/2.5G/10G以太网设计实例
6. Intel® Stratix® 10器件的10M/100M/1G/2.5G/5G/10G(USXGMII)以太网设计实例
7. 接口信号说明
8. 配置寄存器说明
9. 低延迟以太网10G MAC Intel® Stratix® 10 FPGA IP设计实例用户指南存档
10. 低延迟以太网10G MAC Intel® Stratix® 10 FPGA IP设计实例用户指南修订历史
仅对英特尔可见 — GUID: nfa1447297201934
Ixiasoft
2.3.1. 设计组件
组件 | 说明 | |
---|---|---|
LL 10GbE MAC | 低延迟以太网10G MAC Intel® FPGA IP核采用如下配置:
|
|
PHY |
|
|
Transceiver Reset Controller | Transceiver PHY Reset Controller Intel Stratix 10 FPGA IP核,预置收发器。 | |
Address decoder | 解码组件地址。 | |
Reset synchronizer | 同步所有设计组件复位。 | |
ATX PLL | 生成用于 Intel® Stratix® 10 10G收发器的TX串行时钟。 |
|
FIFO |
|
|
Core fPLL | 为MAC IP核,复位同步器,Ethernet流量控制器,地址解码器和FIFO生成312.5 MHz和156.25 MHz时钟。 |