仅对英特尔可见 — GUID: tii1486968980123
Ixiasoft
1. 快速入门指南
2. Intel® Stratix® 10器件的10GBASE-R以太网设计实例
3. Intel® Stratix® 10器件的10M/100M/1G/2.5G/10G以太网设计实例
4. Intel® Stratix® 10器件具有IEEE 1588v2特性的1G/2.5G/10G以太网设计实例
5. Intel® Stratix® 10器件具有IEEE 1588v2特性的1G/2.5G/10G以太网设计实例
6. Intel® Stratix® 10器件的10M/100M/1G/2.5G/5G/10G(USXGMII)以太网设计实例
7. 接口信号说明
8. 配置寄存器说明
9. 低延迟以太网10G MAC Intel® Stratix® 10 FPGA IP设计实例用户指南存档
10. 低延迟以太网10G MAC Intel® Stratix® 10 FPGA IP设计实例用户指南修订历史
仅对英特尔可见 — GUID: tii1486968980123
Ixiasoft
7.1. 时钟和复位接口信号
信号 | 方向 | 宽度 | 说明 |
---|---|---|---|
csr_clk | In | 1 | 用于 Avalon® -MM接口和内核逻辑的125 MHz配置时钟。 Intel® Stratix® 10器件中,还为内核逻辑提供时钟。 |
csr_rst_n | In | 1 | Avalon® -MM接口的低电平有效复位信号。 |
tx_rst_n | In | 1 | TX数据路径的低电平有效复位信号。 |
rx_rst_n | In | 1 | RX数据路径的低电平有效复位信号。 |
mac_clk | In | 1 | Avalon® -ST接口的156.25 MHz配置时钟以及与refclk的0 ppm频率差。 |
refclk | In | 1 | TX PLL的125 MHz参考时钟。 |
ref_clk_clk | In | 1 | TX PLL的644.53125 MHz时钟。 |
core_clk_312 | Out | 1 | 快速域名的312.5 MHz时钟。 |
core_clk_156 | Out | 1 | 慢速域名的156.25 MHz时钟。 |
rx_pma_clkout | Out | 1 | CDR已恢复时钟。 |
reset | In | 1 | 置位异步和高电频有效信号以复位整个设计实例。 |
tx_digitalreset | In | [NUM_CHANNELS] | 复位收发器PHY的PCS TX部分的异步和高电平有效信号。 |
rx_digitalreset | In | [NUM_CHANNELS] | 复位收发器PHY的PCS RX部分的异步和高电平有效信号。 |
tx_digitalreset_stat | Out | [NUM_CHANNELS] | 来自PHY的tx_digitalreset状态信号。 |
rx_digitalreset_stat | Out | [NUM_CHANNELS] | 来自PHY的rx_digitalreset状态信号。 |
tx_analogreset | In | [NUM_CHANNELS] | 复位收发器PHY的PMA TX部分的异步和高电平有效信号。 |
rx_analogreset | In | [NUM_CHANNELS] | 复位收发器PHY的PMA RX部分的异步和高电平有效信号。 |
tx_analogreset_stat | Out | [NUM_CHANNELS] | 来自PHY的tx_analogreset状态信号。 |
rx_analogreset_stat | Out | [NUM_CHANNELS] | 来自PHY的rx_analogreset状态信号。 |