仅对英特尔可见 — GUID: eps1537499785044
Ixiasoft
1. 快速入门指南
2. Intel® Stratix® 10器件的10GBASE-R以太网设计实例
3. Intel® Stratix® 10器件的10M/100M/1G/2.5G/10G以太网设计实例
4. Intel® Stratix® 10器件具有IEEE 1588v2特性的1G/2.5G/10G以太网设计实例
5. Intel® Stratix® 10器件具有IEEE 1588v2特性的1G/2.5G/10G以太网设计实例
6. Intel® Stratix® 10器件的10M/100M/1G/2.5G/5G/10G(USXGMII)以太网设计实例
7. 接口信号说明
8. 配置寄存器说明
9. 低延迟以太网10G MAC Intel® Stratix® 10 FPGA IP设计实例用户指南存档
10. 低延迟以太网10G MAC Intel® Stratix® 10 FPGA IP设计实例用户指南修订历史
仅对英特尔可见 — GUID: eps1537499785044
Ixiasoft
3.3.4. 时序约束
以1G/2.5G/10G (MGBASE-T)配置PHY时, Intel公司® 建议您参阅1G/2.5G/5G/10G多速率以太网PHY Intel® Stratix® 10 FPGA IP用户指南的时序约束部分,获取时序约束实例的详细信息。
此外,可设置从本地PHY 10G时钟到Low Latency (LL) Ethernet 10G (10GbE) MAC逻辑的错误路径,反之亦然。由于LL 10GbE MAC逻辑未运行10G时钟,所以您无需确保10G时钟LL 10GbE MAC数据路径的时序收敛。例如:
set_false_path -from [get_clocks \$profile2_clk] \\
-to [get_registers *|alt_em10g32:*|*]
set_false_path -from [get_registers *|alt_em10g32:*|*] \\
-to [get_clocks \$profile2_clk]
其中由profile2指示的路径与本地PHY 10G时钟相关联,而alt_em10g32路径指示LL 10GbE MAC逻辑。