仅对英特尔可见 — GUID: dod1487227936916
Ixiasoft
1. 快速入门指南
2. Intel® Stratix® 10器件的10GBASE-R以太网设计实例
3. Intel® Stratix® 10器件的10M/100M/1G/2.5G/10G以太网设计实例
4. Intel® Stratix® 10器件具有IEEE 1588v2特性的1G/2.5G/10G以太网设计实例
5. Intel® Stratix® 10器件具有IEEE 1588v2特性的1G/2.5G/10G以太网设计实例
6. Intel® Stratix® 10器件的10M/100M/1G/2.5G/5G/10G(USXGMII)以太网设计实例
7. 接口信号说明
8. 配置寄存器说明
9. 低延迟以太网10G MAC Intel® Stratix® 10 FPGA IP设计实例用户指南存档
10. 低延迟以太网10G MAC Intel® Stratix® 10 FPGA IP设计实例用户指南修订历史
仅对英特尔可见 — GUID: dod1487227936916
Ixiasoft
3.3.1. 设计组件
组件 | 说明 |
---|---|
LL 10GbE MAC | 低延迟以太网10G MAC Intel® FPGA IP核采用如下配置:
|
PHY | 1G/2.5G/5G/10G多速率以太网PHY Intel® FPGA IP采用如下配置:
|
Transceiver Reset Controller | 收发器PHY复位控制器 Intel® FPGA IP核。复位收发器。 |
Address Decoder | 解码组件地址。 |
Avalon-MM Mux Transceiver Reconfig | 为PHY的Avalon-MM接口提供收发器重配置块和system console访问。 |
Transceiver Reconfig | 将收发器通道速度从1 Gbps重配置到2.5 Gbps,反之亦然。 |
ATX PLL | 生成用于 Intel® Stratix® 10 2.5G和10G收发器的TX串行时钟。 |
fPLL | 生成用于 Intel® Stratix® 10 1G收发器的TX串行时钟。 |
相关信息