低延迟10G MAC Intel Stratix 10 FPGA IP设计实例用户指南

ID 683026
日期 9/24/2018
Public
文档目录

3.3.1. 设计组件

表 7.  设计组件
组件 说明
LL 10GbE MAC

低延迟以太网10G MAC Intel® FPGA IP核采用如下配置:

  • Speed: 10M/100M/1G/2.5G/10G
  • Datapath options: TX & RX
  • Enable ECC on memory blocks: 未选择
  • Enable supplementary address: 已选择
  • Enable statistics collection: 已选择
  • Statistics counters: 基于存储器
  • TX and RX datapath Reset/Default To Enable: 已选择
  • 所有Legacy Ethernet 10G MAC Interfaces选项:已选择
PHY 1G/2.5G/5G/10G多速率以太网PHY Intel® FPGA IP采用如下配置:
  • Speed: 1G/2.5G/10G
  • SGMII bridge: Selected
  • Connect to MGBASE-T PHY: 已选择
  • Connect to NBASE-T PHY: 未选择
  • PHY ID (32 bit): 0x00000000
  • VCCR_GXB and VCC_GXB supply voltage for the Tranceiver: 1_0V
  • Reference clock frequency for 10GbE (MHz): 644.53125
  • Selected TX PMA local clock division factor for 1 GbE: 1
  • Selected TX PMA local clock division factor for 2.5 GbE: 1
  • Enable Altera Debug Master Endpoint: 未选择
  • Enable capability registers: 未选择
  • Enable control and status registers: 未选择
  • Enable PRBS soft accumulators: 未选择
Transceiver Reset Controller 收发器PHY复位控制器 Intel® FPGA IP核。复位收发器。
Address Decoder 解码组件地址。
Avalon-MM Mux Transceiver Reconfig 为PHY的Avalon-MM接口提供收发器重配置块和system console访问。
Transceiver Reconfig 将收发器通道速度从1 Gbps重配置到2.5 Gbps,反之亦然。
ATX PLL 生成用于 Intel® Stratix® 10 2.5G和10G收发器的TX串行时钟。
fPLL 生成用于 Intel® Stratix® 10 1G收发器的TX串行时钟。