仅对英特尔可见 — GUID: nfa1462536093312
Ixiasoft
1. 快速入门指南
2. Intel® Stratix® 10器件的10GBASE-R以太网设计实例
3. Intel® Stratix® 10器件的10M/100M/1G/2.5G/10G以太网设计实例
4. Intel® Stratix® 10器件具有IEEE 1588v2特性的1G/2.5G/10G以太网设计实例
5. Intel® Stratix® 10器件具有IEEE 1588v2特性的1G/2.5G/10G以太网设计实例
6. Intel® Stratix® 10器件的10M/100M/1G/2.5G/5G/10G(USXGMII)以太网设计实例
7. 接口信号说明
8. 配置寄存器说明
9. 低延迟以太网10G MAC Intel® Stratix® 10 FPGA IP设计实例用户指南存档
10. 低延迟以太网10G MAC Intel® Stratix® 10 FPGA IP设计实例用户指南修订历史
仅对英特尔可见 — GUID: nfa1462536093312
Ixiasoft
6.3.1. 设计组件
组件 | 说明 |
---|---|
LL 10GbE MAC | 低延迟以太网10G MAC Intel® FPGA IP核采用如下配置:
对于具有IEEE 1588v2特性的设计实例,其它参数配置如下:
|
PHY | 1G/2.5G/5G/10G多速率以太网PHY Intel® FPGA IP采用如下配置:
|
Channel address decoder | 解码每个以太网通道中组件的地址,例如PHY和LL 10GbE MAC。 |
Multi-channel address decoder | 解码所有通道使用的组件地址 ,例如Master ToD模块。 |
Top address decoder | 解码顶层组件的地址,例如Traffic Controller。 |
Transceiver Reset Controller | Transceiver PHY Reset Controller Intel® Stratix® 10 FPGA IP核。复位收发器。 |
ATX PLL | 生成用于 Intel® Stratix® 10 收发器的TX串行时钟。 |
Core fPLL | 生成所有设计组件的时钟。 |
针对IEEE 1588v2特性的设计组件 | |
ToD Sampling fPLL | 为1588设计组件生成时钟 |
Master ToD | 所有通道的主TOD。 |
ToD Synch | 将Master TOD与全部Local TOD同步。 |
Local ToD | 每个通道的ToD。 |
Master PPS | 主PPS。返回所有通道的秒脉冲(pps)。 |
PPS | 从PPS。返回每个通道的秒脉冲(pps)。 |
PTP Packet Classifier | 解码传入PTP包的包类型并将解码信息返回给LL10GbE MAC Intel® FPGA IP核。 |