Intel® MAX® 10 FPGA配置用户指南

ID 683865
日期 1/10/2022
Public
文档目录

2.1.1.1. JTAG管脚

表 2.  JTAG管脚
管脚 功能 描述
TDI 串行输入管脚用于:
  • 指令
  • 边界扫描测试(BST)数据
  • 编程数据
  • TCK上升沿采样到的TDI
  • TDI管脚具有内部弱上拉电阻。
TDO 串行输出管脚用于:
  • 指令
  • 边界扫描测试数据
  • 编程数据
  • TCK的下降沿采样到的TDO
  • 如果数据没有从器件移出,则管脚处于三态。
TMS 输入管脚,提供决定TAP控制器状态机跳变的控制信号。
  • TCK上升沿采样到的TMS
  • TMS管脚具有内部弱上拉电阻。
TCK 时钟输入到BST电路。

所有JTAG管脚都由VCCIO1B供电。在JTAG模式中,I/O管脚支持LVTTL/LVCMOS 3.3-1.5V标准。