Intel® MAX® 10 FPGA配置用户指南

ID 683865
日期 1/10/2022
Public
文档目录

3.1.1. 指南:两用配置管脚

用户模式下将配置管脚用作用户I/O管脚,必须遵循以下指南。
表 26.   Intel® MAX® 10器件的两用配置管脚指南
指南 管脚
初始化过程中的管脚配置:
  • 三态外部I/O驱动器,并驱动外部上拉电阻 13或者
  • 使用外部I/O驱动器将管脚驱动成与外部弱上拉电阻相同的状态
  • nCONFIG
  • nSTATUS
  • CONF_DONE
JTAG管脚:
  • 如果需要使用JTAGEN管脚在用户I/O管脚和JTAG管脚功能之间切换,所有JTAG管脚必须分配为单端I/O管脚或电压参考的I/O管脚。建议将施密特触发器输入用作输入缓冲器。
  • 如果将任何JTAG管脚分配为差分I/O管脚,则在用户模式下JTAG管脚就不能再用作JTAG管脚。
  • JTAG编程过程中,JTAG管脚必须用作专用管脚,不能作为用户I/O管脚使用。
  • 在初始化阶段,请勿切换JTAG管脚。
  • TDITMS管脚驱动到高电平后测试访问端口(TAP)控制器置于复位状态,并在初始化之前切换TCK管脚至少5个时钟周期。
  • 如果在设计中使能JTAG管脚共享功能,则无法使用Signal Tap逻辑分析仪IP,JTAG-to- Avalon® 主桥IP以及其他JTAG相关 的IP。
  • TDO
  • TMS
  • TCK
  • TDI
注意: 如果使能JTAG管脚共享功能,则所有JTAG管脚分配为单端I/O管脚或参考电压I/O管脚。
13 如果要移除外部弱上拉电阻,Intel建议在器件进入用户模式后再将其移除。