Intel® MAX® 10 FPGA配置用户指南

ID 683865
日期 1/10/2022
Public
文档目录

2.2.2. 配置设计安全

Security Notice: Intel® MAX® 10器件不包含验证比特流的内部机制。 Intel® 建议通过 Intel® MAX® 10器件外部的其他组件,或者通过 Intel® MAX® 10器件内的软IP实现系统级控制, 以包含比特流验证。或者,您可以选择包含内部比特流验证的器件,例如 Intel® Stratix® 10 Intel® Agilex™ 器件。

Intel® MAX® 10设计安全特性支持以下功能:

  • 加密—内置加密标准(AES),支持128-bit密钥行业标准的设计安全算法
  • 芯片ID—唯一器件识别标识
  • JTAG安全模式—限制访问JTAG指令
  • 验证保护—支持选择性禁用CFM内容读回
  • Flash区域访问控制和不变性—从CFM1配置时,使能flash区域CFM0的不变性。可利用此功能实现Device Identifier Composition Engine (DICE)合规设计。
    注: Flash区域访问控制和不变性功能仅适用于具有DD功能选项(10M40DD和10M50DD)的 Intel® MAX® 10器件。