Intel® Arria® 10器件数据表

ID 683771
日期 5/08/2017
Public
文档目录

AS配置方案中的DCLK频率规范

表 82.  AS配置方案中的DCLK频率规范

此表列出了AS配置方案的内部时钟频率规范。

当内部振荡器用作配置时钟源时应用DCLK频率规范。

AS多器件配置方案不支持100 MHz的DCLK频率。

Quartus® Prime软件中只能设置 12.5、25、50和100 MHz。

参数 最小值 典型值 最大值 Quartus® Prime软件设置 单位
DCLK frequency in AS configuration scheme 5.3 7.5 9.7 12.5 MHz
10.5 15.0 19.3 25.0 MHz
21.0 30.0 38.5 50.0 MHz
42.0 60.0 77.0 100.0 MHz