仅对英特尔可见 — GUID: mcn1413191920343
Ixiasoft
收发器电源操作条件
符号 | 说明 | 条件 11 | 最小值 12 | 典型值 | 最大值 12 | 单位 |
---|---|---|---|---|---|---|
VCCT_GXB[L,R] 13 | 发送器电源 | Chip-to-Chip ≤ 17.4 Gbps 或 Backplane 14 ≤ 12.5 Gbps |
1.0 | 1.03 | 1.06 | V |
Chip-to-Chip ≤ 11.3 Gbps | 0.92 | 0.95 | 0.98 | V | ||
VCCR_GXB[L,R] 13 | 接收器电源 | Chip-to-Chip ≤ 17.4 Gbps 或 Backplane 14 ≤ 12.5 Gbps |
1.0 | 1.03 | 1.06 | V |
Chip-to-Chip ≤ 11.3 Gbps | 0.92 | 0.95 | 0.98 | V | ||
VCCH_GXB[L,R] | 收发器高压电源 | — | 1.710 | 1.8 | 1.890 | V |
注: 与未使用的收发器通道相关联的大多数VCCR_GXB和VCCT_GXB管脚能够基于每一侧接地,以最大限度地降低功耗。请参考 Arria® 10 GX、GT和SX器件系列管脚连接指南 和 Quartus® Prime管脚报告来了解关于管脚输出封装的信息,从而最小化您特定设计的功耗。
符号 | 说明 | 条件15 | 最小值 12 | 典型值 | 最大值 12 | 单位 |
---|---|---|---|---|---|---|
VCCT_GXB[L,R] | 发送器电源 | Chip-to-Chip ≤ 25.8 Gbps 16 或者 Backplane 14 ≤ 12.5 Gbps |
1.10 | 1.12 | 1.14 | V |
Chip-to-Chip ≤ 15 Gbps 或者 Backplane 14 ≤ 12.5 Gbps |
1.0 | 1.03 | 1.06 | V | ||
Chip-to-Chip ≤ 11.3 Gbps | 0.92 | 0.95 | 0.98 | V | ||
VCCR_GXB[L,R] | 接收器电源 | Chip-to-Chip ≤ 25.8 Gbps 或者 Backplane 14 ≤ 12.5 Gbps |
1.10 | 1.12 | 1.14 | V |
Chip-to-Chip ≤ 15 Gbps 或者 Backplane 14 ≤ 12.5 Gbps |
1.0 | 1.03 | 1.06 | V | ||
Chip-to-Chip ≤ 11.3 Gbps | 0.92 | 0.95 | 0.98 | V | ||
VCCH_GXB[L,R] | 收发器高压电源 | — | 1.710 | 1.8 | 1.890 | V |
11 这些数据速率范围取决于收发器速度等级。关于具体的数据速率范围,请参考 Arria® 10 GX/SX器件的收发器性能。
12 此值描述了DC(静态)电源容限的预算,不包括动态容限要求。关于动态容限要求的额外预算,请参考PDN工具。
13 要支持PCIe* Gen3,此管脚必须是1.03 V或者更高电压。
14 背板应用假设高级均衡电路(如判决反馈均衡(DFE))被使能以补偿信号损坏。芯片到芯片链路被假定为那些不需要DFE的短距离通道的应用。
15 这些数据速率范围取决于收发器速度等级。关于具体的数据速率范围,请参考 Arria® 10 GT器件的收发器性能。
16 25.8 Gbps是GT通道的最大数据速率。17.4 Gbps是GX通道的最大数据速率。