Intel® Stratix® 10器件设计指南

ID 683738
日期 9/24/2018
Public
文档目录

仿真

表 71.  仿真核查表
号码 完成? 核查表项目
1   指定仿真工具,并使用相应的支持版本和仿真模型。

Intel® Quartus® Prime软件RTL和门级功能性仿真。在设计流程初期执行功能性仿真以检查设计功能性或每个设计块的逻辑行为。不必完整编译设计;可生成一个不包含时序信息的功能性仿真网表。

Intel提供的 ModelSim* - Intel® FPGA Starter Edition和具更高性能的 ModelSim* - Intel® FPGA Edition,使您能够充分利用高级testbench性能及其他功能的优势。此外, Intel® Quartus® Prime EDA Netlist Writer可生成时序网表文件来支持其他第三方仿真工具,例如 Synopsys* VCS,Cadence NC-Si和Aldec Active-HDL。在Settings对话框的EDA Tools Settings页面中指定仿真工具,以生成合适的输出仿真网表。

如果使用第三方仿真工具,其版本需支持您 Intel® Quartus® Prime的版本。 Intel® Quartus® Prime Software Release Notes罗列了特定版本 Intel® Quartus® Prime软件官方支持的每种仿真工具版本。需使用您 Intel® Quartus® Prime软件版本中提供的模型库,因为不同版本间的库会有所不同,所以可能导致与您的仿真网表不匹配。创建一个testbench,在Processing菜单上,指向Start并点击Start Testbench Template Writer