Intel® Stratix® 10器件设计指南

ID 683738
日期 9/24/2018
Public
文档目录

使用 Intel® Hyperflex™ 进行设计

表 70.  使用 Intel® Hyperflex™ 进行设计的核查表
号码 完成? 核查表项目
1   使用 Intel® Hyperflex™ 特性来优化设计并实现性能增强。

Intel® Hyperflex™ 核体系结构为FPGA的全部主要功能块互连布线和输出添加了寄存器。这些添加的寄存器,被称为Hyper-Register,且异于传统寄存器。传统寄存器仅出现在自适应逻辑模块中(ALM)。Hyper-Register可实现的核性能是上一代高端FPGA的两倍或更多。

要实现该增强性能,必须通过如下步骤优化您的设计:

  1. Hyper-Retiming
  2. Hyper-Pipelining
  3. Hyper-Optimization