Intel® Stratix® 10器件设计指南

ID 683738
日期 9/24/2018
Public
文档目录

去耦电容

表 27.  去耦电容核查表
号码 完成? 核查表项目
1   使用PDN工具规划电源分配网表和去耦电容。

在确保得到器件额定性能的同时,电路板去耦对于提高总体电源完整性非常重要。

Intel® Stratix® 10器件包含片上去耦电容以提供高频去耦。这些低电感电容抑制噪声以获得出色的电源完整性,减少外部PCB去耦电容数量,从而节省电路板上空间,降低成本并极大简化PCB设计。

Intel开发出一种易用的电源配电网络(PDN)设计工具,以图形方式优化板级PDN。板级PDN的用途是配电,并将来自电压调节模块(VRM)的电流返回到FPGA电源。通过使用PDN工具,可快速实现符合特定设计的优化PDN去耦解决方案。

PDN设计者必须为每个电源选择一个大容量去耦电容网络。当SPICE仿真用于仿真电路的同时,通过PDN设计工具快速,准确且交互的方式来确定实现最佳性价比而需要的去耦电容数量。