Intel® Stratix® 10器件设计指南

ID 683738
日期 9/24/2018
Public
文档目录

I/O管脚数、LVDS通道和封装形式

表 8.  I/O管脚数、LVDS通道和封装形式核查表
号码 完成? 核查表项目
1   估算您需要的I/O管脚数。
2   考量需要保留用于调试的I/O管脚。
3   验证LVDS通道数是否足够。

确定应用所需的I/O管脚数,考虑连接其它系统模块的接口设计要求。

更高的密度与封装管脚数可提供更多全双工LVDS通道以实现不同的信号发送;请确保器件密度封装组合包含足够的LVDS通道。其它因素也能够影响设计所需的I/O管脚数,如,同步开关噪声(SSN)考量,管脚布局指导,作为专用输入的管脚、每个I/O bank的I/O标准适用性,各I/O标准和I/O bank行与列速度,以及封装移植选项的差异。

可在 Intel® Quartus® Prime软件中编译任何现有的设计,以确定所使用的I/O管脚数。另外,也需要考虑保留I/O管脚以用于调试。