Intel® Quartus® Prime Pro Edition User Guide: 设计约束

ID 683143
日期 10/16/2019
Public
文档目录

3.5. 验证I/O时序

分配I/O管脚时,必须验证板级信号的完整性和I/O时序。 高速接口操作需要在电路板布线的远端提供高质量信号和低传播延迟。点击Tools > Timing Analyzer以确认分配I/O管脚后的时序。

例如,如果使用ECO更改某些I/O管脚的摆率或驱动强度,那么无需重新编译设计即可验证时序。您必须了解I/O时序以及哪些因素会影响设计中的I/O时序路径。输出和双向管脚的输出负载规范的准确性会影响I/O时序结果。

Intel® Quartus® Prime软件支持三种不同的I/O时序分析方法:

表 22.  I/O时序分析方法

I/O时序分析

说明

高级I/O时序分析

通过电路板走线模型来分析I/O时序,以报告准确的,“可感知电路板(board-aware)”的仿真模型。为每个I/O标准或管脚配置完整的电路板走线模型。Timing Analyzer应用I/O缓冲器,封装和板级走线模型的仿真结果来生成准确的I/O延迟和系统级信号信息。使用此信息可以提高时序和信号完整性。

I/O时序分析

在没有信号完整性分析的情况下,使用默认或指定的容性负载来分析I/O时序。Timing Analyzer使用电容负载的默认值或用户指定的值将tCO报告给I/O管脚。

全板级布线仿真

使用Intel提供的或者 Intel® Quartus® Prime软件生成的IBIS或者HSPICE I/O模型在 Mentor Graphics* HyperLynx*和 Synopsys* HSPIC中进行仿真。

关于高级I/O时序支持的更多信息,请参考目标器件的相应器件手册。关于板级信号完整性的更多信息以及有关如何在高速设计中提高信号完整性的技巧,请访问Signal Integrity and Power Integrity – Support Center网站。

关于使用 Intel® Quartus® Prime软件创建IBIS和HSPICE模型以及将这些模型集成到HyperLynx*和HSPICE仿真中的信息,请参考Signal Integrity Analysis with Third Party Tools章节。