Intel® Quartus® Prime Pro Edition User Guide: 设计约束

ID 683143
日期 10/16/2019
Public
文档目录

3.2.3. 分配差分管脚

在设计中为一个单端顶层管脚分配一个差分I/O标准时,Pin Planner会自动将负管脚识别为差分管脚对分配的一部分,并为您创建负管脚。 Intel® Quartus® Prime软件将负管脚的位置分配写入到.qsf中;但是,对于差分对的负管脚,没有将I/O标准分配添加到.qsf中。

以下示例显示了一个包括lvds_in顶层管脚的设计,此管脚分配了一个差分I/O标准。Pin Planner自动创建差分管脚lvds_in(n)以完成差分管脚对。

注: 如果您有一个驱动PLL的单端时钟,那么仅将此管脚分配给目标器件中差分对的正时钟管脚。驱动PLL并分配给负时钟管脚器件的单端管脚会导致设计不适用。
图 28. 在Pin Planner中创建差分管脚对


如果设计包含的大型总线超出了特定I/O bank中可用的管脚,那么可以使用边缘位置分配来布局总线。边缘位置分配提高了大型总线的电路板布线能力,因为它们在边缘附近彼此靠近。下图显示了Intel器件封装边缘。

图 29.  Intel器件上四个边的管芯视图和封装视图