Intel® Quartus® Prime Pro Edition User Guide: 设计约束

ID 683143
日期 10/16/2019
Public
文档目录

3.1. I/O规划概述

在FPGA设计上,I/O规划包括创建与管脚相关的分配,并根据管脚布局指南进行验证。此过程可确保成功匹配目标器件。 当在工程的初始阶段规划和分配I/O管脚时,您要设计与目标器件和PCB特征的兼容性。因此,您的设计过程将减少迭代次数,并且可以更快地开发出准确的PCB布局。

您甚至可以在定义设计文件之前就规划I/O管脚。分配设计文件(包括接口IP内核信号)中尚未定义的预期节点,然后生成一个顶层文件。顶层文件例化设计层次结构的下一层,并包括接口端口信息,例如存储器,高速I/O,器件配置和调试工具。

通过名称或拖动到单元来对器件I/O管脚分配设计单元,I/O标准,接口IP和其他属性。然后,您可以生成用于I/O验证的顶层设计文件。

使用I/O分配验证可根据VCCIO,VREF,电迁移(电流密度),同时开关输出(SSO),驱动强度,I/O标准,PCI_IO钳位二极管和I/O管脚方向兼容性规则对I/O管脚进行全面分析。

Intel® Quartus® Prime软件提供Pin Planner工具,查看,分配和验证器件I/O管脚逻辑和属性。或者,您可以在Tcl脚本中或者直接在HDL代码中输入I/O assignment。