AN 661: 使用Altera PLL和Altera PLL Reconfig IP内核实现小数分频PLL重配置

ID 683640
日期 10/14/2019
Public
文档目录

1.4.3. 设计实例2:使用Altera PLL Reconfig IP内核的PLL重配置来执行动态相移

这一设计实例与“设计实例1”相似,除了该设计实例使用Altera PLL Reconfig IP内核来演示fPLL的动态相移功能。reset_SM管脚上的一个低脉冲开始了Avalon写和读序列以动态地相移PLL输出。成功地完成动态相移后,C1输出被向前相移4个步长。

要运行设计实例的测试,请执行以下步骤:

  1. 下载并恢复pll_reconfig_dps.qar文件。
  2. 在设计中重新生成Altera PLL和Altera PLL Reconfig实例。
  3. 更改设计实例中的管脚分配和I/O标准来匹配您的硬件。
  4. 重新编译设计并确保您的设计在重新编译后不包含任何时序违规。
  5. 打开.stp文件,并下载.sof文件。
  6. reset_SM输入管脚上提供一个低脉冲以开始重配置。