Intel® Agilex™ 硬核处理器系统组件参考手册

ID 683581
日期 9/30/2019
Public
文档目录

2.2.2.1. FPGA-to-HPS从接口

FPGA-to-HPS从接口允许FPGA主接口向HPS发布事务。可使用:
  • Interface specification下拉菜单将该主接口配置 成AXI-4或ACE-lite。
  • Enable/Data Width下拉菜单将主接口数据宽度配置为128位,256位,或512位。
  • Interface address width可配置为40至20位,从而允许FPGA架构访问大多数HPS地址空间。为了在访问HPS地址空间时,使FPGA逻辑中的主接口地址宽度小于桥接,可使用Intel Address Span Extender组件。
  • Interface destination配置事务的路线。该接口支持直接布线到Cache Coherency Unit(CCU),SDRAM(旁路CCU)或由FPGA AXI-master控制的定制配置。

请参阅“使用地址范围组件扩展器”章节了解更多信息。

该桥接使能后,使得接口f2h_axi_slave, f2h_axi_clockf2h_axi_reset可用。

该接口允许FPGA访问大多数HPS从接口。当配置为ACE-lite从接口后,该接口提供一个一致的存储器结构。FPGA架构中的其他接口标准,例如连接 Avalon® Memory Mapped ( Avalon® -MM)接口,可通过使用软逻辑适配获得支持。Platform Designer系统集成工具自动生成适配器逻辑以将 AXI* 连接至 Avalon® -MM接口。

注: 选择AXI或ACE-Lite桥接后,hps_emif管道启用。

请参阅 Intel® Agilex™ 硬核处理器系统技术手册中的HPS桥接部分了解更多信息。