Intel® Agilex™ 硬核处理器系统组件参考手册

ID 683581
日期 9/30/2019
Public
文档目录

2.3.2.4. 时钟源

本部分中的下拉菜单控制HPS时钟管理器中的多路复用器,以选择相应PLL或时钟的源。仅当某些外设使能后,其相应下拉菜单随之开启。使能Input Clocks选项卡的下拉菜单后,才可用其中的FPGA to HPS Free时钟选项。
注: 如果需要使用FPGA to HPS自由时钟作为hps_osc_clk pin的输入,则必须为Main PLL reference clock sourcePeripheral PLL reference clock source选择该选项。

您还可以通过使能Override selected clock sources选项改写已选时钟源。