Intel® Agilex™ 硬核处理器系统组件参考手册

ID 683581
日期 9/30/2019
Public
文档目录

2.3.1.3. 外设FPGA时钟

图 15.  Platform Designer外设FPGA时钟子窗口

下表提供关于“Peripheral FPGA Clocks”(外设FPGA时钟)子窗口中每个参数的说明。

表 4.  外设FPGA时钟参数说明
参数名称 参数说明
EMAC 0 (emac0_md_clk clock frequency) 如果EMAC 0外设布线到FPGA,则请使用输入字段指定EMAC 0 MDIO时钟频率
EMAC 0 (emac0_gtx_clk clock frequency) 如果EMAC 0外设布线到FPGA,则请使用输入字段指定EMAC 0发送时钟频率
EMAC 1 (emac1_md_clk clock frequency) 如果EMAC 1外设布线到FPGA,则请使用输入字段指定EMAC 1 MDIO时钟频率
EMAC 1 (emac1_gtx_clk clock frequency) 如果EMAC 1外设布线到FPGA,则请使用输入字段指定EMAC 1发送时钟频率
EMAC 2 (emac2_md_clk clock frequency) 如果EMAC 2外设布线到FPGA,则请使用输入字段指定EMAC 2 MDIO时钟频率
EMAC 2 (emac2_gtx_clk clock frequency) 如果EMAC 2外设布线到FPGA,则请使用输入字段指定EMAC 2发送时钟频率
SD/MMC (sdmmc_cclk) 如果该外设管脚复用被配置为布线到FPGA架构,则请使用输入字段指定SD/MMC sdmmc_cclk时钟频率
SPIM 0 (spim0_sclk_out clock frequency) 如果SPI master 0外设布线到FPGA,就请使用输入字段指定SPI master 0输出时钟频率
SPIM 1 (spim1_sclk_out clock frequency) 如果SPI master 1外设布线到FPGA,就请使用输入字段指定SPI master 1输出时钟频率
I2C0 (i2c0_clk clock frequency) 如果I2C 0外设布线到FPGA,则请使用输入字段指定I2C 0输出时钟频率
I2C1 (i2c1_clk clock frequency) 如果I2C 1外设布线到FPGA,则请使用输入字段指定I2C 1输出时钟频率
I2CEMAC0 (i2cemac0_clk) 如果该外设管脚复用被配置为布线到FPGA架构,则请使用输入字段来指定I2CEMAC0 i2cemac0_clk时钟频率
I2CEMAC1 (i2cemac1_clk) 如果该外设管脚复用被配置为布线到FPGA架构,则请使用输入字段指定I2CEMAC1 i2cemac1_clk时钟频率
I2CEMAC2 (i2cemac2_clk) 如果该外设管脚复用被配置为布线到FPGA架构,则请使用输入字段来指定I2CEMAC0 i2cemac0_clk时钟频率