仅对英特尔可见 — GUID: zjf1553539743931
Ixiasoft
2.7. 生成和编译HPS组件
生成和编译一个HPS设计的过程与任何其他Platform Designer工程的处理非常相似。执行如下步骤:
- 使用Platform Designer生成设计。所生成的文件包含一个.sdc文件带有时钟时序约束内容。如果同时使能仿真,则还会生成仿真文件。
- 将<qsys_system_name>.qip添加到 Intel® Quartus® Prime工程。<qsys_system_name>.qip是作为HPS组件使用的 Intel® Quartus® Prime IP File,由Platform Designer生成。
注: Platform Designer生成的管脚分配位于.qip文件中。图 27. Platform Designer显示管脚分配
- 使用 Intel® Quartus® Prime软件执行分析和综合。
- 使用 Intel® Quartus® Prime软件编译设计。
- 可选择性反标(back-annotate)SDRAM管脚约束,以消除下次编译设计时的管脚分配警告。