Intel® Agilex™ 硬核处理器系统组件参考手册

ID 683581
日期 9/30/2019
Public
文档目录

2.3.2.3. HPS外设时钟–所需频率

您在本节中提供的时钟频率都会由Platform Designer中生成的Synopsys* Design Constraints File (.sdc)报告出来。系统生成系统.qip文件时会引用.sdc文件内容。着灰色的复选框显示各个时钟的频率,并仅可通过更改L3源时钟频率或更改相应时钟分频器对其进行更改。
注: 本功能的GUI界面即将更改为 Intel® Quartus® Prime Pro Edition版本19.3。