Intel Stratix 10配置用户指南

ID 683762
日期 12/16/2019
Public
文档目录

7.1. 配置调试核查表

逐一核对此核查表,确认可能导致操作失败的原因。
表 48.  通用配置调试核查表
  核查表项目 是否完成?
1 通过使用SDM Debug Toolkit来验证Vcc,Vccp,Vccio_sdm,Vccpt,Vcceram,Vccadc电源是否在正确的范围内。
2 验证是否所有配置电阻都被正确连接(MSELnCONFIGnSTATUSCONF_DONEINIT_DONE)。
3 验证是否遵循正确的上电和断电顺序。
4 通过检查 Intel® Quartus® Prime Compilation QSF和Fitter报告来验证SDM I/Os assignments是否正确。
5 对于SmartVID器件(-V),确保所有的PMBus管脚都要连接到 Intel® Stratix® 10 器件。
6 验证SmartVID设置是否遵循 Intel® Stratix® 10 Power Management User Guide中的建议。
7 验证 Intel® Stratix® 10 -V器件是否有其自己的电压调节器模块用于VCC和VCCP
8 配置后,nCONFIGnSTATUSCONF_DONEINIT_DONE管脚为高电平吗?使用SDM Debug Toolkit来确定这些电平。
9

SDM运行Boot ROM代码和配置固件吗?

使用SDM Debug Toolkit来回答这些问题。

10 MSEL管脚在板级上正确连接了吗?

使用SDM Debug Toolkit来回答此问题。

11 对于使用收发器,HBM2, PCIe* 或者EMIF的设计,在配置开始前参考时钟稳定吗,自由运行吗?
12 您的设计包含Reset Release IP吗?
13 为避免配置失败,在配置 Intel® Stratix® 10 -V器件之前要断开PMBus适配器的JTAG下载电缆。
14 如果SDM Debug Toolkit不能运行,那么需要通过使用示波器检查nCONFIGnSTATUSCONF_DONEINIT_DONE管脚来验证 Intel® Stratix® 10 器件是否已经退出POR。
15 配置时钟源是否选择正确?您可以使用内部振荡器或者OSC_CLK_1管脚。
16 对于驱动OSC_CLK_1管脚的设计,频率是25,100或者125 MHz吗?
17 对于 Intel® Stratix® 10 SX部件,要确保HPS和EMIF IOPLL在配置开始前是稳定的并且自由运行。 实际频率应该与Platform Designer中指定的设置相匹配。
18 是否使用 Intel® Quartus® Prime软件对PMBus稳压器模块设置了正确的从地址?
19 对于使用3 V I/0的设计,需验证收发器tile是否在配置开始前上电。