SDI II IP核用户指南

ID 683133
日期 5/08/2017
Public
文档目录

7.1.2.4. Fitter阶段的潜在布线性问题

SDI II IP核需要与HSSI通道配对。对于某些 Arria® 10器件部分,所有HSSI通道都位于芯片的一侧。 设计中SDI II IP核的多个实例(尤其是多标准模式)可能造成芯片该侧与ALM和内核逻辑间的拥塞。
图 37.  Arria® 10器件上HSSI通道布局芯片规划员视图

Arria® 10架构旨在将最多的HSSI时钟放置于外设时钟(PCLK)上。IP内核逻辑可能无法有效地符合PCLK覆盖的可用区域,而将该逻辑移动到更远处也并不理想,因为需要与HSSI通道进行互动。这些情况可能造成布线性挑战和Fitter错误。

要克服这个问题,请检查芯片上HSSI通道布局,并在开始设计之前考虑芯片该侧上资源的可用性。