SDI II IP核用户指南

ID 683133
日期 5/08/2017
Public
文档目录

6.4. 收发器信号

表 19.  收发器串行数据管脚(用于Arria V,Cyclone V和Stratix V器件)
信号 方向 说明
sdi_tx

输出

发送器串行输出。

sdi_tx_b

输出

Link B的发送器串行输出。

注: 仅适用于HD-SDI双链路配置。
sdi_rx

输入

接收器串行输入。

sdi_rx_b

输入

Link B的接收器串行输入。

注: 仅适用于HD-SDI双链路配置。
表 20.  收发器信号
信号 宽度 时钟域 方向 说明
xcvr_refclk_sel

1

tx_coreclk

输入

收发器参考时钟选择信号会选择要使用的时钟。

  • 0 = xcvr_refclk
  • 1 = xcvr_refclk_alt

仅当使能Tx PLL Dynamic Switching选项时可用。

注: 不适用于Arria 10器件。
tx_pll_locked

1

输出

硬收发器的PLL锁定信号(TX PLL0)。

注: 不适用于Arria 10器件。
tx_pll_locked_alt

1

输出

硬收发器的PLL锁定信号(TX PLL1)。

仅当使能Tx PLL Dynamic Switching选项时可用。

注: 不适用于Arria 10器件。
reconfig_to_xcvr

70N

输入

硬收发器的动态重配置输入,其中N为重配置接口。

  • N = 1为接收器
  • N = 2为发送器和双向
注: 不适用于Arria 10器件。
reconfig_to_xcvr_b

70N

输入

硬收发器的动态重配置输入,其中N为重配置接口。

  • N = 1为接收器
  • N = 2为发送器和双向
注: 仅用于HD-SDI双链路配置。不适用于Arria 10器件。
reconfig_from_xcvr

46N

输出

硬收发器的动态重配置输出,其中N为重配置接口。

  • N = 1为接收器
  • N = 2为发送器和双向
注: 不适用于Arria 10器件。
reconfig_from_xcvr_b

46N

输出

硬收发器的动态重配置输出,其中N为重配置接口。

  • N = 1为接收器
  • N = 2为发送器和双向
注: 仅用于HD-SDI双链路配置。不适用于Arria 10器件。
rx_sdi_start_reconfig

1

rx_coreclk

输出

请求启动动态重配置。该信号保持置位直到rx_sdi_reconfig_done显示重配置处理完成。

注: 仅适用于双标准,三标准和多标准模式。
rx_sdi_reconfig_done

1

输入

显示动态重配置已完成。

该信号应该与外部收发器重配置管理的重配置状态信号连接。
  • 对于Arria V,Cyclone V和Stratix V器件,置位该信号以指示接收器处理完成。
  • 对于Arria 10器件,置低该信号以指示接收器处理完成。
注: 仅适用于双标准,三标准和多标准模式。
rx_ready

1

输入

收发器复位控制器的状态信号指示Rx PHY序列已完成。

注: 仅适用于Arria 10器件。
gxb_ltr

1

rx_coreclk

输出

收发器rx_set_locktoref输入信号的控制信号。

置位该信号来编程Rx CDR从而手动锁定到参考模式。

注: 仅Arria 10器件可用。
gxb_ltd

1

rx_coreclk

输出

收发器rx_set_locktodata输入信号的控制信号。

注: 仅Arria 10器件可用。