HDMI Intel® Arria 10 FPGA IP设计示例用户指南

ID 683156
日期 5/12/2021
Public
文档目录

2.15.3. 时钟频率测量

使用此功能检查不同时钟的频率。
  1. hdmi_rx_tophdmi_tx_top文件中,取消注释“//`define DEBUG_EN 1”
  2. 将每个mr_rate_detect实例的refclock_measure信号添加到Signal Tap Logic Analyzer以获取每个时钟的时钟频率(10 ms时间)。
  3. 使用Signal Tap Logic Analyzer对设计进行编译。
  4. 编程SOF文件,运行Signal Tap Logic Analyzer。
表 26.  时钟
模块 mr_rate_detect实例 待测时钟
hdmi_rx_top rx_pll_tmds RX CDR参考时钟0
rx_clk0_freq 通道0的RX收发器时钟输出
rx_vid_clk_freq RX视频时钟
rx_frl_clk_freq RX FRL时钟
rx_hsync_freq 接收到的视频帧的hsync频率
hdmi_tx_top tx_clk0_freq 通道0的TX收发器时钟输出
vid_clk_freq TX视频时钟
frl_clk_freq TX FRL时钟
tx_hsync_freq 待发送的视频帧的hsync频率