HDMI Intel® Arria 10 FPGA IP设计示例用户指南

ID 683156
日期 5/12/2021
Public
文档目录

3. HDMI 2.0设计示例 (支持FRL = 0)

HDMI Intel® FPGA IP设计示例演示了一个HDMI实例并行环回,包括三个RX通道和四个TX通道。
表 28.   Intel® Arria® 10 器件的HDMI Intel® FPGA IP设计示例
设计示例 数据速率 通道模式 环回类型

Arria 10 HDMI RX-TX Retransmit

< 6,000 Mbps Simplex Parallel with FIFO buffer

特性

  • 此设计通过例化FIFO缓冲器在HDMI sink和source之间执行一个直接的HDMI视频流直通。
  • 此设计在早期调试阶段使用LED状态。
  • 此设计提供RX和TX only选项。
  • 此设计演示了RX-TX链路模块中Dynamic Range和Mastering (HDR) InfoFrame的插入和过滤。
  • 此设计演示了由一个TX热插拔事件触发时从外部HDMI sink到外部HDMI source的EDID直通的管理。
  • 此设计支持通过DIP切换和按钮的运行时控制来管理 HDMI TX core信号:
    • mode信号,选择DVI或HDMI编码视频帧
    • info_avi[47]info_vsi[61]audio_info_ai[48]信号,选择通过边带或辅助数据端口的辅助数据包传输

RX实例从外部视频生成器接收视频源,然后数据在传输到TX实例之前通过一个环回FIFO。您需要将外部视频分析器、监视器或具有HDMI连接的电视连接到TX core以验证功能性。