Stratix 10器件,高速信号接口布局设计指南

ID 683132
日期 5/08/2017
Public
文档目录

使用2.4 mm连接器的通道的PCB设计指南

当使用2.4 mm连接器进行通道设计时请遵循以下指南:

  • 关于叠层和布线层的选择,请参考PCB叠层选择指南章节。
  • Intel建议使用95 Ω松动差分(loosely differential)的布线走线阻抗,或者47.5 Ω单端的布线走线阻抗。请参考FPGA Fan-out Region章节来了解FPGA上的分路布线(break-out routing)。
  • 仅可能使用最短的布线长度,以最小化插入损耗和串扰。
  • 请参考AC耦合电容布局优化指南章节中的AC耦合布局设计指南,因为所有RX路径都需要AC电容。
  • 如果需要,匹配所有TX和RX路径的长度(少于2 ps)。请参考高速信号PCB布线的建议章节来了解FPGA上的长度匹配策略。
  • 对所有收发器信号通孔使用反钻(back-drill)。
  • Molex连接器和cutout是Molex提供的标准建议。这是一种表面安装的连接器,并且始终有一个反钻(back-drill)用于信号通孔将信号从顶层传输到内层。