Stratix 10器件,高速信号接口布局设计指南

ID 683132
日期 5/08/2017
Public
文档目录

信号分路建议(Signal Break-out Recommendations)

图 3显示 Stratix® 10器件的一行有高达4个收发器对。设计人员必须分配至少4个信号层,每个信号层由连续的地平面分开,用于分路布线。分配给收发器布线的层数是叠层选择的关键因素之一。Intel建议您遵循下一章节中的FPGA分路区域指南,以实现最佳性能。

图 3. 建议的FPGA分路布线的实例(不同的颜色代表不同的层)

有三个选项用于FPGA扇出区域布线。您可以根据高优先级和数据速率对PCB上的高速布线选择每个选项。

注: Intel建议 Stratix® 10器件的PCB上的BGA焊盘直径为20 mil。这有益于那些不靠近器件角的焊盘。然而,对于离器件角最近的那五个焊盘,建议的焊盘直径为24 mil (20 mil的焊接掩模开口)。