MAX 10 FPGA器件数据表

ID 683794
日期 9/22/2014
Public
文档目录

1.1.1.5.6. 管脚电容

表 15.   MAX® 10器件的管脚电容—初步
符号 参数 单位
CIOB 底部I/O管脚上的输入电容 8 pF
CIOLRT 左/右/顶部I/O管脚上的输入电容 7 pF
CLVDSB 带专用LVDS输出的底部I/O管脚上的输入电容9 8 pF
CADCL 带ADC输入的左侧I/O管脚的输入电容10 9 pF
CVREFLRT 当左/右/顶部复用VREF管脚用作VREF或者用户I/O管脚时的输入电容 11 48 pF
CVREFB 当底部两用VREF管脚用作VREF或用户I/O管脚时的输入电容 50 pF
CCLKB 底部两用时钟输入管脚上的输入电容 12 7 pF
CCLKLRT 左/右/顶部两用时钟输入管脚的输入电容12 6 pF
9 专用LVDS输出缓存仅在底部I/O组中可用。
10 ADC管脚仅在左侧I/O组中可用。
11 当VREF管脚用作普通输入或输出时,Fmax由于更高的管脚电容而性能降低。使用器件数据表中的VREF管脚电容规范,对您的电路板设置执行SI分析以确定您系统的Fmax
12 10M40和10M50器件中的顶部/底部I/O组中有复用时钟输入管脚。